비즈팩트

  • HOME >NEWS >경제 >IT >IT
    • 페이스북 공유하기
    • 트위터 공유하기
    • 글자크게
    • 글자작게
    • 인쇄하기
    기사제보
삼성, TSMC 제치고 '10억분의 1m' 3나노 반도체 양산
입력: 2022.06.30 11:00 / 수정: 2022.06.30 11:00

3나노 1세대, 5나노 대비 전력 45%↓·성능 23%↑·면적 16%↓

삼성전자가 세계 최초로 GAA(Gate-All-Around) 기술을 적용한 3나노 파운드리 공정 기반의 초도 양산을 시작했다고 30일 밝혔다. 삼성전자 파운드리사업부 정원철 상무, 구자흠 부사장, 강상범 상무(왼쪽부터)가 화성캠퍼스 3나노 양산라인에서 3나노 웨이퍼를 보여주고 있다. /삼성전자 제공

삼성전자가 세계 최초로 GAA(Gate-All-Around) 기술을 적용한 3나노 파운드리 공정 기반의 초도 양산을 시작했다고 30일 밝혔다. 삼성전자 파운드리사업부 정원철 상무, 구자흠 부사장, 강상범 상무(왼쪽부터)가 화성캠퍼스 3나노 양산라인에서 3나노 웨이퍼를 보여주고 있다. /삼성전자 제공

[더팩트 | 서재근 기자] 삼성전자가 대만의 TSMC를 제치고 세계 최초로 3나노미터(10억분의 1m) 반도체를 양산한다.

삼성전자는 GAA(Gate-All-Around) 기술을 적용한 3나노미터 파운드리 공정 기반의 초도 양산을 시작했다고 30일 밝혔다.

3나노 공정은 반도체 제조 공정 가운데 가장 앞선 기술이며, 차세대 트랜지스터 구조인 GAA 신기술을 적용한 3나노 공정 파운드리 서비스는 전 세계 파운드리 업체 가운데 삼성전자가 유일하다.

삼성전자는 3나노 공정의 고성능 컴퓨팅(HPC)용 시스템 반도체를 초도 생산한 데 이어 모바일 시트템온칩(SoC) 등으로 확대해 나갈 예정이다.

최시영 삼성전자 파운드리사업부장 사장은 "삼성전자는 파운드리 업계 최초로 '하이-케이 메탈 게이트(공정이 미세화될수록 증가하는 누설전류를 효과적으로 줄일 수 있도록 절연 효과가 높은 High-K 물질을 게이트에 적용하는 기술)', 핀펫, EUV 등 신기술을 선제적으로 도입하며 빠르게 성장해 왔으며 이번에 MBCFET(Multi-Bridge Channel Field Effect Transistor) GAA기술을 적용한 3나노 공정의 파운드리 서비스 또한 세계 최초로 제공하게 됐다"며 "앞으로도 차별화된 기술을 적극 개발하고, 공정 성숙도를 빠르게 높이는 시스템을 구축해 나가겠다"고 말했다.

삼성전자는 이번에 반도체를 구성하는 트랜지스터에서 전류가 흐르는 채널 4개면을 게이트가 둘러싸는 형태인 차세대 GAA 기술을 세계 최초로 적용했다.

채널의 3개면을 감싸는 기존 핀펫 구조와 비교해, GAA 기술은 게이트의 면적이 넓어지며 공정 미세화에 따른 트랜지스터 성능 저하를 극복하고 데이터 처리 속도와 전력 효율을 높이는 차세대 반도체 핵심 기술로 꼽힌다.

아울러 삼성전자는 채널을 얇고 넓은 모양의 나노시트 형태로 구현한 독자적 MBCFET GAA 구조도 적용했다. 나노시트의 폭을 조정하면서 채널의 크기도 다양하게 변경할 수 있으며, 기존 핀펫 구조나 일반적인 나노와이어 GAA 구조에 비해 전류를 더 세밀하게 조절할 수 있어 고성능·저전력 반도체 설계에 큰 장점이 있다.

3나노 공정은 반도체 제조 공정 가운데 가장 앞선 기술로 차세대 트랜지스터 구조인 GAA 신기술을 적용한 3나노 공정 파운드리 서비스는 전 세계 파운드리 업체 가운데 삼성전자가 유일하다. 삼성전자 화성 캠퍼스 전경. /삼성전자 제공
3나노 공정은 반도체 제조 공정 가운데 가장 앞선 기술로 차세대 트랜지스터 구조인 GAA 신기술을 적용한 3나노 공정 파운드리 서비스는 전 세계 파운드리 업체 가운데 삼성전자가 유일하다. 삼성전자 화성 캠퍼스 전경. /삼성전자 제공

삼성전자는 나노시트 GAA 구조 적용과 함께 3나노 설계 공정 기술 공동 최적화(DTCO)를 통해 PPA(Power 소비전력, Performance 성능, Area 면적)를 극대화했다.

삼성전자 3나노 GAA 1세대 공정은 기존 5나노 핀펫 공정과 비교해 전력 45% 절감, 성능 23% 향상, 면적 16% 축소됐고, GAA 2세대 공정은 전력 50% 절감, 성능 30% 향상, 면적 35% 축소된다.

삼성전자는 시높시스(Synopsys), 케이던스(Cadence) 등 SAFE(Samsung Advanced Foundry Ecosystem) 파트너들과 함께 3나노 공정 기반의 반도체 설계 인프라·서비스를 제공, 고객들이 빠른 시간에 제품 완성도를 높일 수 있도록 시스템을 강화해 나갈 계획이다.

상카 크리슈나무티 시높시스 실리콘 리얼라이제이션그룹 총괄 매니저는 "시높시스는 삼성전자와 장기·전략적 협력관계를 유지하고 있다"라며 "삼성전자와 GAA기반 3나노 협력은 향후 시높시스의 디지털 디자인, 아날로그 디자인, IP 제품으로 계속 확장돼 주요 고성능 컴퓨팅 애플리케이션을 위한 차별화된 SoC를 제공할 것"이라고 말했다.

톰 베클리 케이던스 Custom IC&PCB 그룹 부사장 겸 총괄 매니저는 "케이던스는 삼성전자와 협력해 자동화된 레이아웃으로 회로 설계와 시뮬레이션에서 생산성을 높일 수 있는 서비스를 제공한다"라며 "케이던스는 더 많은 테이프아웃(설계 완료) 성공을 위해 삼성전자와 협력을 계속해 나가겠다"고 말했다.

likehyo85@tf.co.kr

발로 뛰는 <더팩트>는 24시간 여러분의 제보를 기다립니다.
▶카카오톡: '더팩트제보' 검색
▶이메일: jebo@tf.co.kr
▶뉴스 홈페이지: http://talk.tf.co.kr/bbs/report/write
- 네이버 메인 더팩트 구독하고 [특종보자▶]
- 그곳이 알고싶냐? [영상보기▶]
AD
인기기사
  • BIZ & GIRL

    • 이전
    • 다음
 
  • TOP NEWS

 
 
  • HOT NEWS